欧美午夜欧美,台湾成人av,久久av一区,最近看过的日韩成人

電子開發網

電子開發網電子設計 | 電子開發網Rss 2.0 會員中心 會員注冊
搜索: 您現在的位置: 電子開發網 >> 基礎入門 >> 數字電子電路 >> 正文

數字電路為什么是低電平有效

作者:佚名    文章來源:本站原創    點擊數:    更新時間:2018-11-24
    設計時常常是低電平有效,本文講解一下內因,大家有興趣的看看。
    事實上,它是由常用的電路結構所決定的,低電平時電路往往有較高電平時更低的環路阻抗,而低阻抗則意味著抗干擾能力更強。結合實際講一個有用的例子來加深印象:
    我們有的同學可能已經學習了這樣的一條PCB布線規則-----在條件許可的情況下,高電平有效線要盡量縮短,低電平有效的線則盡量延長----這一條規則的存在基礎就是基于低電平時環路阻抗比較低,抗干擾能力比較強才起來的。
    如OC或OD電路要控制一個電平就是通過它這個開關的通斷來實現的。有在上拉電阻的情況下,開關接通,得低電平;開關切斷,得高電平。這樣,為了防止電路失控的情況下仍然是有效電平,那么當然是低電平有效才更“保險”了。結構上,象OC電路那樣,由于集電極更難擊穿,所以,也更不容易損壞。
    對于其它圖騰柱輸出的電路,雖然0和1都有同樣的風險,但應用中還是有人愿意加一個上拉電阻,以取得類似OC或OD輸出的效果。至于為什么不采用下拉電阻而用上拉電阻,大家也可以分析一下。
    另一個方面是OC或OD輸出的電路,使用上拉電阻后具有節能的效果。因為關斷后它是具有獲得高電平時的電流幾乎為0。
    暫時想不到還有其它理由了,請了解的朋友們補充吧。
Tags:數字電路,低電平有效,低電平  
責任編輯:admin
請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
1分 2分 3分 4分 5分

還可以輸入 200 個字
[ 查看全部 ] 網友評論
關于我們 - 聯系我們 - 廣告服務 - 友情鏈接 - 網站地圖 - 版權聲明 - 在線幫助 - 文章列表
返回頂部
刷新頁面
下到頁底
晶體管查詢
主站蜘蛛池模板: 资溪县| 应用必备| 玉屏| 太白县| 丰台区| 米泉市| 郓城县| 墨江| 阿拉善盟| 榆社县| 化州市| 红河县| 乐陵市| 册亨县| 东平县| 嘉祥县| 萝北县| 峨眉山市| 客服| 延吉市| 四会市| 青龙| 胶南市| 英吉沙县| 安乡县| 子洲县| 陵川县| 宝丰县| 南宫市| 濉溪县| 滨州市| 南华县| 红安县| 济源市| 中阳县| 河间市| 桑日县| 临颍县| 江孜县| 石泉县| 故城县|